论文部分内容阅读
数字预失真技术根据功率放大器输出信号下变频至基带与功放输入信号建立功放的逆模型,并将原始信号预处理后作为功率放大器输入来抵消功放非线性特性的方案。基于此介绍一种基于简化的二阶非线性滤波模型的FPGA实现方案,并在100MHz带宽的功放上进行DPD验证。结果表明在中心频率为1.95GHz带宽100MHz的Doherty功放上进行DPD性能验证,在输出40dBm时,功放ACLR改善超过12dB,预失真之后功放具有优异的线性度。