论文部分内容阅读
针对信号处理算法中广泛涉及的小规模三角矩阵求逆运算,基于FPGA平台对其进行了硬件加速的架构设计。根据求逆运算中的基本操作,设计了对应的双精度浮点处理单元(PE),并基于流水技术,实现了对PE的分时复用,使系统具有更高的工作主频及更少的资源消耗。所设计的求逆模块相比于MATLAB具有良好的计算加速效果,能较好满足计算的实时性要求。