论文部分内容阅读
高阶路由器在构建高性能互联网络过程中起着至关重要的作用,然而想设计更高阶的路由器芯片就必须解决其缓冲区资源受限的问题。本文基于YARC结构设计出一种行缓冲资源集中化管理的YARC-STT结构,在利用STT-RAM这种新型非易失性存储器高密度、低漏电优点的同时隐藏了其高写入延迟的缺点。在Fattree-uniform下,优化后的YARC-STT结构与行缓冲区容量大小相同的传统YARC结构相比饱和吞吐率提高了57.69%。