论文部分内容阅读
数据传输速率的提高,对误码测量设备提出了更高的要求,高速误码率测试仪就是针对“地面站综合处理终端技术”项目系统方案的要求,设计实现的一台数据传输速率为300Mb/s的误码测试仪器。它不仅为该系统性能的改进提供了一个重要的评估指标,还可应用于其它多种高速通信系统。本课题的任务是设计实现误码测试系统中高速信号的产生与发射。数字复接技术提供了解决这一问题的思路。 本文在研究高速数据复接基本原理的基础上,将FPGA技术应用于高速电路的设计,设计了一个以FPGA为核心控制器件、以高性能数字复接芯片为基础的实现高速信号产生的方案,给出了具体的电路形式,分析了调试过程中出现的问题,并给出了解决方案。在系统测试中,发射子系统达到了各项技术指标要求。