论文部分内容阅读
脉冲压缩信号就是一种具有大时宽带宽的雷达信号,它解决了简单脉冲雷达探测作用距离与目标分辨力不能同时提高的问题。相位编码信号是一种常用的脉冲压缩信号,因其具有实际电路易实现、抗衰落能力强、抗干扰能力强、具有低截获性等优点,而在现代雷达中得到更加广泛的应用。本文采用FPGA芯片实现脉冲压缩,其在可靠性、稳定性、灵活性、精确性以及设备成本上有着显著的优势,因此本文具有实际应用价值。本文首先对脉冲压缩技术及相关理论进行讨论。同时,还介绍了巴克码、m序列码、随机序列码以及Taylor码的特性,并对它们的自相关性能进行了MATLAB仿真。经过分析,本文决定采用以35位随机码作为二相原型码的Taylor码作为相位编码信号的码元。本文主要研究的是基于FPGA的相位编码脉压系统的工程实现方法,开发平台为Xilinx ISE Design Suite 14.4,编写语言为VHDL语言。具体实现过程主要分为两部分:1)7.5MHz相位编码中频信号的产生。本功能模块采用的是FPGA+DAC的方式实现,其中数字中频信号的产生采用DDWS(直接数字波形合成)法。本模块最终输出一个脉宽为7μ.s,载波频率为7.5MHz的脉冲信号。2)数字脉压系统的实现。本功能模块采用的是ADC+FPGA的方式实现。本模块首先使用数字下变频技术将中频信号还原为基带1/Q信号,然后采用时域法进行脉压。脉压算法具有横向滤波器结构,可以用FPGA FIR Core来实现。本模块最终得到主旁瓣比为17.6dB的脉压信号。本设计不仅具有较好的主旁瓣比和良好的抗同频干扰性能,还在一定程度上降低了相位编码信号的多普勒敏感性,是一种具有前景的脉冲压缩系统。