论文部分内容阅读
通讯和数字视频系统等运用宽带数据传输技术的应用近来迅速增长,需要高速、高分辨率的数据转换器(A/D和D/A),以及带有高性能数据转换器构建模块的SOC(片上系统)。CMOS电流舵DAC以其固有的转换速度快、能有效利用硅片面积和电源、易于兼容标准数字CMOS工艺等特点,成为这些应用中模数转换器结构的选择。 作为SOC研究和设计方法的尝试,我们为COMS电流舵DAC建立了高层次模型,并运用数学工具Matlab和高级硬件描述语言Verilog-AMS来仿真和预测DAC的性能,进而指导DAC的设计。本文首先对模拟电路单元和典型混合信号系统的模型进行研究和仿真,然后重点描述了电流源匹配误差和电流源输出阻抗对DAC性能的影响。利用相应的高层次模型,详细分析并仿真了电流源匹配误差和电流源输出阻抗对DAC的非线性误差NL、信号噪声失调比SNDR、无杂波动态范围SFDR的影响。 本文最后描述了一个设计实例,基于TSMC0.35微米混合信号CMOS工艺为通讯应用设计了一种5V、14位分辨率的分段电流舵DAC。