论文部分内容阅读
只要在无线局域网覆盖范围内,用户只需使用一个移动终端就可以实现移动上网,这给人们提供了非常大的便利,而且无线局域网相对于有线网络的低成本,使得它使用范围越来越广,在我们日常通信中发挥的越来越不可替代的作用。随着无线局域网应用的不断扩展,使用环境越来越复杂,对无线收发机芯片的需求急剧上升的同时也对芯片的性能要求越来越高。更低的功耗和更小的芯片面积是商业化芯片设计考虑的重点。本文基于功率约束的设计方法,采用了源级电感负反馈共源共栅结构设计了一个适用于无线局域网的低噪声放大器。最终实现的射频前端芯片集成了PA、LNA、收发开关电路,实现了对于无线局域网所需要的射频功能。本文首先对射频电路无源元件以及CMOS工艺器件的物理特性进行了分析,这样就可以根据电感电容电阻的射频特性更好的进行设计,在版图中对器件特别是电感的画法和版图的布局进行了分析与改进。电感一直是射频电路设计的关键部分,电感本身就是由一定宽度的金属一圈圈绕制而成,金属的宽度,金属之间的距离以及金属所绕的圈数和形状都影响着电感的感值和Q值。设计一个适用于设计要求的电感一直是射频电路设计的一项挑战。分析了低噪声放大器设计方法,在带有源级电感负反馈共源共栅结构的基础上,采用镜像电路结构来提供偏置,优化输入输出匹配方式,设计了一个满足于目前无线局域网收发机射频前端所需要的性能的低噪声放大器。低噪声放大器的噪声系数确定了整个接收机噪声系数的下限,而低噪声放大器线性度则决定了接收机的线性度所能达到的理论上限。二者共同决定了接收机的灵敏度。射频收发前端的版图是把电路原理图实现成芯片的关键桥梁,对于整个系统的版图设计严格遵守版图设计的规则,优化版图布局,最终把低噪声放大器,功率放大器,射频收发开关集成于一个版图上进行流片,搭建测试平台,测试WLAN射频收发机芯片,得到了整个射频前端的实物性能参数。并分析低噪声放大器电路设计仿真结果与测试结果的差异及形成这种差异的原因。