论文部分内容阅读
扩频通信技术具有抗噪声、抗干扰性强,信息传输隐蔽,可实现多址通信等优点,无论是军事领域还是民用领域都有广泛的应用。扩频通信技术中,最常见的是直接序列扩频通信技术(DirectSequence-SpreadSpectrum,DS-SS),目前对直接序列扩频通信系统的研究主要集中在理论仿真、全数字实现以及提高码分多址系统容量等方面,现有的全数字扩频接收机系统多采用FPGA、DSP相结合的实现方式,主要用于传输低速数据,传输高速数据的系统则少有实现。本文基于直接序列扩频方式,在对传统的低速FPGA扩频接收机系统结构深入分析的基础上,按照高速系统的设计思想,实现了一个完整的的DS-SS接收机并为该接收机构建了仿真测试平台。论文的主要工作如下:1、研究接收机各个部分的关键技术原理,分析各个算法在实际系统中工作流程,结合实际需要采用一种零中频直接序列扩频接收机。2、改进算法及系统的结构使数字系统运行在更高的频率上,在FPGA上实现所设计的直接序列扩频接收机系统。3、采用MATLAB、Modelsim和Quartus整合平台对各个模块及整个系统进行仿真测试,并在实际芯片对程序功能进行验证,给出了仿真分析结果。4、针对片内多径提出了新的多径幅值跟踪算法以提高系统在特定环境下的性能。