论文部分内容阅读
本论文详细描述了T2181 DSP处理器系统结构的设计和实现。论文分析了当前数字信号处理器系统结构的发展,结合以往进行的处理器研究工作,提出了针对DSP应用特点的处理器系统结构。在此基础上,通过多种流水线方案的比较分析,提出了合理的流水线设计,并对流水线进行优化控制,保证了流水线的正常工作。 乘累加器中的乘法器是影响系统性能的关键数据路径,本文参考了现有的几种典型乘法器结构,针对T2181 DSP处理器的性能要求,提出了乘法器的改进结构,在此基础上实现了高性能的乘累加器,为系统整体性能的提高奠定了基础。此外,本文还实现了灵活的时钟管理方案、分页管理的存储器结构和多功能的串行口。 本论文在完成系统结构设计的同时,对系统的综合与实现工作进行了介绍,重点讨论了如何利用合理的电路约束来优化系统的性能,并通过实验数据来说明优化效果。 在该处理器的研究过程中,我们使用硬件描述语言VHDL对其进行描述,完成了系统仿真验证,最终对系统进行了优化实现。 高性能数字信号处理器的研究成果,有助于加快我国自主版权数字信号处理器芯片的发展进程,为电子系统芯片的国产化打下了基础,具有重要的应用前景。