论文部分内容阅读
软件无线电是一种以现代通信理论为基础,以数字信号处理为核心,以微电子技术为支撑的新的无线电通信体系结构。数字下变频技术是软件无线电的核心技术之一,它的主要功能是从ADC输出的宽带高速数字信号中提取所需的窄带信号,将其下变频为数字零中频,并降低数据的速率,提供给后续的DSP器件做进一步的处理。本论文以科研项目“高速专用DDC芯片”课题为依托,通过深入研究目前国外主流数字下变频产品的设计思想和技术细节,针对可能的应用场合,在传统数字下变频结构的基础上对系统结构进行了改进,采用非传统方式实现其中一些模块,提高了数字下变频器的最大处理速度和处理带宽。本论文首先介绍了数字下变频的原理和主要结构,接着对本设计中采用的主要算法:CORDIC算法、DA算法进行了适当讨论。然后主要根据CORDIC算法设计了可编程下变频模块、坐标变换模块和辅助模块的RTL实现结构。最后从ASIC设计流程入手,介绍了数字下变频芯片的ASIC实现过程,并在结尾对数字下变频芯片的测试结果进行了分析。该数字下变频电路的设计在ALTERA公司的Stratix40 FPGA上进行了验证后,由FPGA设计转为ASIC设计,并采用0.13μm工艺一次流片成功,目前工作正常,性能良好。