论文部分内容阅读
在航空飞行领域中,连续波无线电高度表作为一种测高设备,在飞行装置的自动着陆等运用场合中起到至关重要的作用。因此,在连续波无线电高度表的生产和使用过程中,非常有必要对其性能和指标的进行测试。本文完成了该测试仪的中频模块的设计,其主要功能是接收、测量中频调制信号,并产生与原基带信号波形特征一致的延迟回波信号,送回射频板,通过对比模拟高度和测量高度是否相同来检测高度表的测高性能。本文在了解了连续波无线电高度表的应用背景和工作原理的前提下,提出了数字延迟的处理方式来检测被测设备的测高准确度。在本设计中,硬件电路采用FPGA为主控单元,配合比较器、AD、DDS等芯片,实现信号的接收、参数测量并输出延迟后的模拟信号。FPGA芯片主要用于测量被测信号的参数并产生数字回波信号,DDS芯片主要用于产生50MHz~250MHz线性变化的模拟中频调制信号。本文还详细阐述了中频电路板上FPGA内部逻辑模块的设计原理。中频电路板接收前端输入的中频调制信号和包络检波信号,以及人机交互界面设置的相关参数,经测频模块测量待测信号的瞬时频率值,根据测得的瞬时频率值拟合出斜率,并根据斜率产生对应的回波频率值,存入RAM;当测频值处于设置的回波起始频率范围内时触发延迟计数模块工作,延迟计数完成时使能RAM读出频率值,经DDS产生与该频率值对应的模拟信号。同时,测量出基带信号的射频参数来表征高度表发射信号的性质。