论文部分内容阅读
该项目完成的是H.263视频编解码芯片的设计.系统采用了一种增强的System-MSPA架构并以此为基础实现了核心模块的IP化.在FPGA验证阶段,该系统提出了对应的三级测试方案,测试系统硬件平台由Xilinx公司的XC2S300E-6FG456C评估板和自己设计的接口板构成,软件平台则采用稍作修改的tmn源代码.作者在项目中完成的工作主要有:·阅读相关文献资料,了解系统整体原理.·与项目组成员合作设计系统架构,接口规范以及测试方案,根据要求选择FPGA验证所用芯片及评估板.·完成DCT_Q_IQ_IDCT模块的算法验证,硬件描述语言实现以及综合,最终配合项目组成员生成GDSⅡ文件.·完成前处理接口板原理图以及其中解码芯片SAA7114H的配置.·完成FPGA评估板与PC机的数据传输软件.该文首先介绍多媒体数据压缩的基本技术以及H.263规范,然后阐述了系统的构架以及测试方案,重点介绍了该所负责的DCT_Q_IQ_IDCT模块的完成以及接口部分的工作.最后是全文的总结.