论文部分内容阅读
锁相环应用场合广泛,是很多数模混合芯片中的模块.电荷泵锁相环产品设计中有两个重要问题:1)制造工艺参数、温度和电源电压的变化,会显著改变锁相环的特征参数,进而改变其性能;2)环路滤波器的电容面积非常大,常常抬高制造成本,在窄带宽的场合,这个问题更加突出.针对这两个问题,该文提出了自校准的设计方法.在电压到电流的转换电路(V2I)中,通过提供自校准的静态直流电流,降低了VCO的增益;利用校准的控制字,调整VCO的增益,使其在不同工艺参数下的变化范围缩小.VCO增益及其变化范围的缩小,都有效地缓解了上述的两个问题.在一个通信产品设计的过程当中,需要一个输出为622.8MHz,带宽100KHz的PLL.采用自校准的设计方法,使得环路滤波电容从7nF,降低到了3nF.相应的芯片面积节省了约0.8mm<2>.