论文部分内容阅读
随着无线电通信的发展,射频信号在电路中的应用越来越多,良好的阻抗匹配对系统的正常工作起到了重要的作用。为防止系统因电路匹配不良而造成效率的降低,甚至由于反射功率过大而烧坏射频器件,对电路中的VSWR进行实时监测并在VSWR过大时报警保护成为对电路的一种良好的保护措施。本文对VSWR测试电路的设计及其性能进行了研究,并制作了硬件实物进行测试,验证了方案的可行性。首先,对现有的VSWR测试方法进行了研究,在此基础上选择和论证了本文的测试方法,并对电路的整体布局进行了分析和考虑。然后,将VSWR测试电路按照功能区分为对数放大器模块、运算放大器模块、AD模块、FPGA模块和上位机模块五个部分,并分别对各个模块的原理和参数进行了介绍,介绍了由于器件的非理想性而对测试结果造成的影响,并根据VSWR测试电路的特点进行了器件的选型和设计方面的研究,使电路的测试结果更加准确。之后对FPGA的软件部分和上位机的程序分别进行了介绍,介绍了实现数据转换和功能控制的方法。最后根据之前的设计制作了实物,通过对数放大器、模数转换器实现射频功率检波,并将检波的结果转换为FPGA可以识别的数字信号,FPGA对转换结果进行数据处理并根据测试结果进行电路的控制。实物制作完成之后进行了测试,验证了方案的可行性。本文的最后介绍了电路的测试方法,利用两台信号发生器产生两路信号来模拟实际应用中的入射信号和反射信号,搭建了实验平台对VSWR测试电路进行测试,上位机可以通过串口与电路板进行通信,从而从上位机屏幕中实时观测VSWR值和变化曲线,并可以通过上位机修改报警的门限值。本文还介绍了调试过程中所遇到的问题,并提出了解决问题的办法。最后,在电路调试成功的基础上,对测试结果进行了分析,提出了VSWR测试电路的发展方向和改进意见。