论文部分内容阅读
利用TSMC的0.18/μm CMOS工艺,设计实现了单片集成的5Gb/s锁相环型时钟恢复电路。该电路采用由半速率鉴相器、四相位环形电流控制振荡器、电荷泵以及环路滤波器组成的半速率锁相环结构。测试表明:在输入速率为5Gb/s、长度为2^11-1伪随机序列的情况下,恢复出时钟的均方根抖动为4.7ps。在偏离中心频率6MHz频率处的单边带相位噪声为-112.3dBc/Hz。芯片面积仅为0.6mm×0.6mm,采用1.8V电源供电,功耗低于90mW。