论文部分内容阅读
研究一种基于FPGA的液晶显示器驱动方法。根据液晶显示屏的逻辑和时序控制要求设计了液晶显示驱动电路,用硬件描述语言VHDL编制用于液晶显示驱动的IP核;该IP核可实现液晶显示屏可变显示坐标的驱动和控制;占用EP1K30中的528个逻辑单元,最高时钟频率为25.71MHz,满足液晶显示时序及控制的要求;该驱动器控制灵活、通用性好,在外扩RAM后可实现更大规模液晶显示器的驱动。