论文部分内容阅读
文章在对无人机和机载雷达之间高速数据通信的背景分析后,提出了在机载计算机内增加高速异步串口的必要性,并根据机载计算机内部具有的FPGA冗余量,给出了基于FPGA设计高速异步串口IP核(即UART)的设计思路,并以此阐述了以发送模块、接收模块和波特率发生器为基本单元的高速异步串口设计方案,详细论述了每个单元电路具体实现的时序要求与实现结果;仿真验证结果表明:该高速异步串口接收发送数据拟合正确,且数据通信速率最高可达4Mbps,完全满足系统指标要求。