论文部分内容阅读
给出了一种二维5/3小波变换的结构设计与FPGA实现的方法.采用提升的方法完成了一维结构的设计,能够有效地提高系统的数据处理能力.二维结构采用直接的行列分离变换方式,通过增加一个较小的内部RAM单元有效减少系统的控制复杂度.用可综合的Verilog硬件描述语言完成了对设计的描述.并在Quartus Ⅱ软什下进行了功能仿真和逻辑综合,以及综合后的时序仿真.通过硬件仿真结果与采用Matlab的软件仿真结果验证了设计的正确性.实验结果表明:该设计方案具有控制简单和较低的硬件资源需求的优点.