32阶FIR滤波器的FPGA实现

来源 :现代电子技术 | 被引量 : 0次 | 上传用户:hjzc800
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
阐述了有限冲击响应(FIR)低通滤波器的窗函数设计方法,利用并行分布式算法在现场可编程门阵列上实现了32阶FIR低通滤波器。采用Altera公司中Stratix系列芯片内部的ROM实现了一种基于查找表结构的FIR数字滤波器,从而将卷积运算变换成一种查表后的加法运算,提高了运算速度,节省了逻辑单元。仿真结果表面,基于并行分布式算法.的FIR滤波器最大处理速度可以达到200MHz。
其他文献
倒立摆系统被广泛应用于检验各种控制理论和控制策略的有效性中。分析了两种简单而有效的控制策略:极点配置法和线性二次最优控制策略的LQR法,并通过Matlab仿真对单极倒立摆系
为了指导移动用户在B3G的异构系统中选择一个最优的无线网络接人,提出了基于决策概率的接入网络选择、算法。该决策概率综合考虑了网络服务质量(QoS)的满意度、网络的收费价格和
随着超宽带平面天线的研究和广泛应用,在超宽带天线中实现对其他无线通信设备特别是WLAN设备的干扰抑制成为研究热点。从不同结构的超宽带平面单板子天线实现频带抑制的方法出