论文部分内容阅读
乘加操作是许多科学与工程应用中的基本操作,特别是在图形加速器和DsP等应用领域,浮点乘加器有着广泛的应用。论文针对PowerPC603e微处理器系统,基于SMIC0.25μm1P5MCMOS工艺,采用正向全定制的电路及版图设计方法.设计实现了一个综合使用改进B00th算法、平衡的4—2压缩器构成的Wallace树形结构、先行进位加法器的支持IEEE-754标准的64bit浮点乘加器。