论文部分内容阅读
论文旨在利用混合信号硬件描述语言Verilog—AMS对DC—DC变换器进行行为级的稳定性分析设计。混合信号硬件描述语言既具有描述数字电路和模拟电路的能力,又具有描述系统行为和电路性能的能力,成为系统级和行为级设计的最佳选择。通过Verilog—AMS为DC—DC变换器各个模块建立行为级模型,行为级模型简化了系统环路稳定性分析和补偿网络的设计,利用Cadence公司的Spectre仿真器对模型进行行为级仿真验证。