论文部分内容阅读
构建了一种采用ARM与FPGA协同并行工作实现计数功能的PLC控制系统;设计了ARMFPGA系统的通信方式与协议,实现了ARM与FPGA之间快速高效的通信;由于PLC内部包含了数量较多的计数器,因此在FPGA中采用串行方式与并行方式相结合的方法实现PLC计数功能,经过分析与测试可知,该设计方法不仅可以保证计数器的最高计数频率可达到97.6kHz,即完成256个计数器操作仅需10.24μs的时间周期,还能提高系统工作效率与减少硬件资源耗用;通过对FPGA内部功能模块的仿真测试与ARM—FPGA系统联合测试,