基于数字化技术的高速串行接收器设计

来源 :郑州大学学报(工学版) | 被引量 : 0次 | 上传用户:fafa1234567
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
基于数字化模拟电路设计技术和自适应动态反馈方法设计了一个高速串行接收器,包含采样放大器、时钟发生电路、匹配电阻电路.后两者的精度直接决定了接收器性能.采用TSMC的CMOS 0.25μm混合信号模型,在Cadence软件环境下用spectre仿真器进行模拟.结果表明,时钟发生电路输出的五相时钟间隔0.416 ns,抖动35 ps,锁定时间1.8μs;匹配电阻阻值波动在44.3~45.6Ω,稳定时间6μs,平均误差±1.45%,最大误差1.56%.联调后整个接收器电路具有接收480 Mbps高速串
其他文献
利用快速凝固单辊平面流铸技术,通过调整各种工艺参数,成功地制备了Ni20Zr 10 Al70非晶合金条带.利用XRD、TEM和SAED等手段对合金的非晶态结构进行了验证,并对不同凝固速率下
电子设备中经常使用Flash存储器存储数据,这必须配备相应的驱动程序.常用的Flash存储器芯片都有现成的驱动程序,但这些驱动程序都是针对单片Flash存储器的,而在实际系统中为