论文部分内容阅读
该文根据现场可编程门阵列 (FPGA)内部结构特点 ,分别从Petri网模型的模块划分和VHDL硬件描述语言的使用两方面 ,讨论了Petri网硬件实现简化的方法和技巧。最后通过具体实例 ,并在max +plusⅡ软件中编译、仿真、综合并适配 ,其结果表明该方法的正确性 ,即使得Petri网硬件电路在FPGA中实现的结构更加优化 ,所占资源率更小。