片上总线相关论文
随着片上系统(System On Chip,SoC)中计算任务复杂度增加,特别是在人工智能这样密集计算领域,异构多核SoC成为一个重要发展方向。SEP......
随着深亚微米工艺日益成熟,集成电路芯片的规模越来越大。数字IC从基于时序驱动的设计方法,发展到基于IP复用的设计方法,并在SoC设......
SOC设计通常采用层次化片上总线体系结构,不同的IP集成在不同类型的总线上。为了实现SOC中集成在不同总线上的IP之间进行有效通信,可......
集成电路技术在近10多年来飞速发展。集成电路的集成规模越来越大,已经可以把一个完整的电子系统集成到一个芯片上,即集成电路已经......
随着IC制造工艺的快速发展,在单一芯片上可以实现完整的系统功能,SoC(SystemOnChip)时代已经来临。由于传统的设计方法不能够满......
随着通用电子设计的快速发展,越来越多新的通用电子设计及验证方法由于其自身突出的优势开始逐渐进入民航领域,例如SoC设计方法等,......
学位
在高性能处理器领域,受到功耗、互联及复杂度三大因素的限制,处理器计算性能的增长速度已经无法满足摩尔定律,异构并行的加速方式......
单芯片计算机将传统PC机主板上的全部芯片最大限度地集成到单颗芯片中,使其重量、体积和功耗大幅下降,而性能却会得到很大改善。本......
随着大规模集成电路和半导体工艺的发展,片上系统越来越广泛地被应用到各个领域。在经典的系统设计方法中,从设备与处理器的连接主......
讨论了WISHBONE片上总线的主要实现技术及其在SoC可重用设计中的主要作用,以及WISHBONE体系结构在SoC中的应用,并以EPStar1嵌入式......
随着IC技术的发展.利用IP库为机顶盒芯片提供了一个完美的解决方案.单片soc相比以前的芯片组解决方案具有很多直接的优势,比如能耗......
SoC设计中IP复用技术的关键是建立一套完整的片上总线系统。目前AMBA总线、CoreConnect总线、Wishbone总线、OCP总线、AVALON总线......
本文首先介绍了AHB和OPB总线协议特点,并在此基础上详细阐述了OPB—AHB总线桥接器的功能和设计思路,最后给出了OPB—AHB的验证方法和......
引言随着深亚微米技术的发展和应用,工艺上已经允许设计包含几亿个晶体管的芯片.运用这种工艺,完全可以实现在一块芯片内集成一个......
文章采用Top-Down的方法设计了AMBA 2.0总线IP核,它包括AHB和APB两个子IP核.所有AMBA结构模块均实现了RTL级建模,对其中较复杂的仲......
本文汇总了现代四大FPGA-SoPC软硬件协同设计的基本实现技术,分析对比了相关的微处理器核及外设/接口IP核、总线体系框架、嵌入式......
随着集成电路设计规模的不断增加,传统的验证方法学由于无法提供足够的能力来检查系统所有可能功能的正确性,已经不能满足SOC验证......
根据嵌入式微处理器结构特征,提出了一种摹于具有优先级排队模型的总线接口缓冲估计方法.通过对系统的抽象,建立了总线缓冲的排队模型......
本文介绍了AXI片内总线协议规范,指出了其高性能、高带宽、低延迟的特点.针对微型机载采集设备中FPGA设计的难点,本文提出了采用AX......
随着集成电路设计规模的不断增加,传统的验证方法学由于无法提供足够的能力来检查系统所有可能功能的正确性,已经不能满足SoC验证......
LCD显示在电子产品中的应用越来越广泛,同时芯片制造工艺的迅速发展使得在片上集成LCD控制器成为可能。文章基于对片上LCD控制器的......
介绍了一种新兴的SOC片上总线--WISHBONE.对总线的结构、连接方式、接口信号、数据传输方式及数据顺序作了详细说明,并总结了WISHB......
论文先简要论述了片上总线协议及其在可重用SoC设计中的主要作用,并以基于WISHBONE片上总线设计的Flash Memory控制器设计为例,说明......
本文介绍了SoC片上总线结构,对CoreConnect协议规范进行详细阐述,重点研究了其多级总线互连结构及功能和效率上的特性。该总线结构适......
完成了一种基于WISHBONE总线的GPIO—WB控制器的逻辑设计和物理实现。介绍了GPIO—WB核的体系结构以及WISHBONE接口和DMA传输方式,......
随着IC设计复杂度的不断提高,在SoC中集成的IP核越来越多,基于片上总线的SOC设计技术解决了大规模集成电路的设计难点,但是片上总线的......
为满足大批量数据处理和信息安全的需要,基于通用处理器与专用密码协处理器设计了一款异构多核安全SoC芯片。在分析了高性能SoC主要......
在总线的主设备上增设了实时操作系统的任务优先级分配机制,基于蒙特卡罗选择实现总线仲裁器的仲裁策略,建立不同类型的从设备存储器......
提出一种基于抢占阈值的最小空闲时间优先服务的总线仲裁算法。主设备总线服务请求的空闲时间越短,获得总线服务就越快,引入抢占阈值......
针对CPU卡设计规模小以及设计时间和成本有限等特点,选择合适的片上总线互联结构,设计一套虚拟原型验证平台。介绍虚拟原型验证平......
交易级建模在系统功能建模和验证方面可以增快速度,也可以加速仿真的速度并允许在高层次抽象中研究和确认设计中可供选择的模块.针......
在深亚微米设计中,降低能耗和传播延迟是片上全局总线所面对的两个最主要设计目标.本文提出了一种用于片上全局总线的时空编码方案......
介绍了一种基于OpenRISC1200嵌入式微处理器内核的语音识别片上系统(SoC)的设计方法,以及OpenRISC1200内核和WISHBONE片上总线及其......
介绍了一个基于32位OpenRISC1200开放源码微处理器内核的小词汇量孤立词语音识别系统结构。根据软硬件协同设计方法,研究和比较了孤......
针对深亚微米条件下线延迟超越器件的延迟影响芯片性能的问题,提出一种新的片上总线模型和架构.采用多值逻辑传输模式实现片上模块间......
传统的IC设计方法已无法适应新的片上系统(System On a Chip,SOC)设计要求,需要根本的变革,即从以功能设计为基础的传统IC设计流程转变......
为了实现IP与SOC中片上总线的快速、有效连接,可以采用为IP设计总线封装的方法.本文研究了一种基于PVCI标准的外设总线封装的设计......
设计并实现一个基于多层AHB架构的多核异构片上系统。以ARM和DSP处理器为核心,对控制密集型任务和计算密集型任务进行合理分配并高......
数字电视正逐步取代模拟电视成为新兴的信息产业之一,即将掀起新的经济浪潮,而数字电视芯片又是数字电视的核心。随着VLSI工艺技术......
系统芯片中的高速IO设备一般需要直接存储访问(DMA)功能的支持,以减轻处理器的负担,提高系统性能和IO性能.考察了片上系统总线和DMA访问......
随着集成电路工艺技术的进步,特征尺寸的缩小,工作电压的降低,集成密度的提高和互连线以及标准单元之间间距的减小,深亚微米工艺下......
ue*M#’#dkB4##8#”专利申请号:00109“7公开号:1278062申请日:00.06.23公开日:00.12.27申请人地址:(100084川C京市海淀区清华园申请人:清......
Wishbone作为一种免费开放的SoC片上总线接口标准,当前有着十分广泛的应用。根据Wishbone的标准,使用Perl/Tk语言实现了一个用户自定......
针对片上多层总线仲裁问题,基于动态规划的方法设计一种总线仲裁器,在多层总线系统中依据传输数据量和不同总线传输速率,动态分配......
当前,在微电子及其应用领域正在发生一场前所未有的变革,这场变革是由片上系统(SoC)技术研究应用和发展引起的.从技术层面看,SoC技......
HDL源代码的质量度量和质量控制是加速SoC/ASIC芯片设计进度、提高SoC/ASIC芯片质量的重要环节,已经成为限制SoC/ASIC芯片质量和可......
随着多核、多级内存及众多外设的SoC设计的复杂化,急需一种性能更好、更加灵活的片上互连总线体系结构。AXI是ARM新推出的新一代AM......
遵循摩尔定律的预言,半导体集成电路工艺技术持续高速向深亚微米工艺发展,大规模集成电路设计技术是发展过程中需要解决的关键问题......