除法器相关论文
MRKⅢ指令集及其扩展的MRKⅢe指令集是恩智浦公司(NXP)设计的非开源精简指令集(RISC),广泛应用于车载智能电子设备中。对基于MRKⅢ指令......
<正> 一、引言本文根据某型反坦克导弹射手训练装置中的俯仰通道原理图(图2),推导出了它的数学模型。为什么要推导这个数学模型呢?......
当前光纤传感器研究的主攻方向是简化结构、降低成本、提高精度和稳定性,以便使光纤传感器从实验室研制阶段走向市场。作者研制了......
CPU的核心功能之一是实现基本算术运算。在四则基本运算中,除法在技术实现上具有较高的复杂性,所以硬件除法器的设计一般会成为CPU设......
学位
本文介绍了目前流行的两种除法算法,基于减法操作Digit Recurrence算法和基于乘法操作Functional Iteration算法。在采用Digit Rec......
除法器虽然应用频率不高,但占用面积较大,在很大程度上决定了系统的性能和时钟频率.因此对除法器的结构进行研究与分析,具有很高的......
在分析目前微循环血流量无创检测的基础上,设计了一种基于光纤的血流量传感器信号处理系统.利用激光多普勒技术,提取与血流量相关......
传感器智能化已经成为一种趋势。为了用现场可编程门阵列(FPGA)芯片与传感器相结合的方法,将人工神经网络应用于传感信号的智能处理,首......
针对CPLD仿真过程中遇到的两个问题,即除法器的实现和流水线问题进行了研究,分析了按照常规方法所带来的偏差.对仿真过程进行了改......
本文针适时对图象处理中,多种分辨率格式的图象变换时,对非整数倍图象缩放的处理,提出了一种硬件快速流水线算法,将双线性插值运算......
AD734是一个高精度高速的10 MHz四象限乘法/除法器,他与同类产品相比,具有直接除法模式,高精度,低失真、低噪声的特点,可以直接取......
目前DDR作为一种成熟的技术已取得广泛应用,Altera公司包括Cyclone系列在内的多款FPGA芯片均提供对DDR支持。通过对基于Cyclone系列......
针对现有的常用分频器的使用局限性,介绍了一种可以实现任意小数、分数分频的新型分频器。由预先设置的分频参数,通过使用一个带余......
在现代数字信号处理电路设计中,除法器有着广泛的应用。这里阐述一种复数除法器的设计思想和实现方法,引入CORDIC算法到复数的除法运......
通过分布式语音识别DSR的研究,提出了基于FPGA平台的前端处理系统结构。对其中两个除法器分别采用了LUT查找表和常数除法器的结构。......
许多传感器都存在加工制造精度不足和安装误差问题,导致通过转换元件拾取的信号时强时弱,而信号幅值的波动又引起传感器的测量误差......
介绍了MAX+PLUSⅡ中LPM库车RAM、除法器和DDS频率合成器上进行数字系统设计的应用。...
基于乘除法的思想设计了一种针对电感传感器的检波方法,该方法不同于常规二极管与单纯乘法的检波方法.从理论上详细分析比较了几种......
电子系统装备的发展促进了高性能模数转换器的发展。时间交织模数转换器(Time-Interleaved Analog-to-Digital Converter,TI-ADC)......
本文提出了一种新颖的半导体谱带吸收式光纤温度传感器系统结构 .分析了半导体谱带吸收式光纤温度传感器的原理 ,推导了其数学模型......
本文简述了集成模拟乘法器的作用与实现方法及各种方法的优缺点。着重介绍了开关模拟乘法器和四象限模拟乘法器的组成、工作原理、......
针对图形渲染管线(GPU)中光栅化模块对多格式除法运算的要求,本设计在现有牛顿迭代除法器基础上对牛顿迭代除法器进行改进,降低除......
运用移位、比较以及减法等主要操作设计一种基于FPGA的除法器,克服了常见除法器要求除数为2的指数幂、商为带余数的整数等限制,一定......
本文提出了一种方法,将无符号除法中的双比特算法应用到有符号的除法中。与传统的有符号算法相比,此法可以大大提高计算效率,使我们可......
提出了一种新型的基于电流乘除法器的CMOS电调谐电流放大器。该电路工作在很低的供电电压(±1.2V)下,电路增益持续可编程,线性......
定点尾数乘除法器是相应32位浮点运算的核心部件,针对工控应用,本文采用半定制方法完成了设计并且采用TSMC0.18微米工艺实现.乘法......
随着通信技术的发展,3G移动通信技术已经大规模普及应用,4G移动通信技术的研究也正在进行。通信技术的发展,对DSP的性能也提出了更......
回 回 产卜爹仇贱回——回 日E回。”。回祖 一回“。回干 肉果幻中 N_。NH lP7-ewwe--一”$ MN。W;- __._——————》 砧叫]们......
除法器虽然应用频率不高,但占用面积较大,在很大程度上决定了系统的性能和时钟频率。因此对除法器的结构进行研究与分析,具有很高......
为加快传统的大整数除法的运算速度,提出了一种适合硬件实现的低功耗大整数除法快速算法,在此基础上设计了一个低功耗大整数除法器......
给出了由电流反馈运算放大器构成的新型模拟除法器,并用PSPICE进行了仿真分析....
由于在QuartusII中自带的除法运算的兆模块lpm_division的输出结果是以商和余数的形式输出,不能满足应用要求,笔者提出了一种基于F......
给出了一种新型的SRT除法器的实现,对其实现的构架和相应算法的实现过程进行了全面的描述。这种新的除法器算法在保持精度的条件下......
对用VHDL语言编写除法运算的可综合性进行了分析研究,从占用资源量和计算时延两个因素综合考虑,设计了整数除法器。除法器通过被除......
针对经典的不恢复余数法这一除法器算法讨论了其原理以及FPGA的实现方式并提出了一种改进方法——预比较法,用此算法实现的逻辑电......
介绍了一种使用可编程逻辑器件FPGA和VHDL语言实现32位除法器的设计方法。该除法器不仅可以实现有符号数运算,也可以实现无符号数......
<正> 第五章 QDZ计算单元计算单元大体上可分为三大类。第一类为实现加减运算的单元;第二类为实现比值(即乘一常系数)运算的单元;......
分析了直接数字频率合成器的基本算法和误差。研究了用可编程逻辑器件实现直接数字频率合成器的方法。提出了工程应用中注意的问题......
对一般除法器的运算过程进行分析可得出,通过快速移位操作可以实现操作数有效位的对齐,从而减少运算所需的周期,提高运算速度。设......
借助于硬件描述语言Verilog HDL语言和FPGA,提出了一种32位循环型除法器的实现方法。该除法器通过改善程序结构,优化了时序,提高了......
期刊
指出了SPWM全桥逆变器波形失真主要是由功放直流电源的波动引起,直流电源的交流纹波电压及开关管压降是逆变器输出产生失真的主要......
AD637集成真有效值转换器是美国AD 公司近几年研制的,其最高精度优于0.1%。在精密交流测量中,具有广阔的应用前景。文中介绍了技术......
本文介绍了一种32位定点运算部件的设计方案和实现结果。该定点运算部件包括加法器、移位器、乘法器、除法器等部件。加法器使用先......
数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛应用,对DSP性能......