一种32位低功耗高速浮点DSP乘法部件的设计

来源 :第十一届计算机工程与工艺全国学术年会 | 被引量 : 0次 | 上传用户:xushuai880620
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
基于0.18微米CMOS工艺模型,实现了32的低功耗高速浮点DSP的乘法器。没有采用通常采用的Booth编码电路结构,32个部分积直接相加,同时采用Wallace树型结构。实验结果证明在这种结构下仍然获得较高性能,较低功耗的乘法器。在1.8V工作电压下,运算时间为8ns,功耗为2.074mW。
其他文献