论文部分内容阅读
第五代移动通信系统(5th Generation Mobile Communication System,5G)已经进入商用阶段,相比4G时代更加丰富的业务诸如8K高清视频、云端游戏、虚拟现实等已经逐渐融入到人们的生活中。然而,在人们体验这些丰富业务的背后,是流动着的海量数据,如何高效准确地处理庞大的数据量是5G系统面临的一大挑战,如何及时找到网络中出现的问题以及如何维护网络也是一大难题。针对这一难题,5G终端模拟器的研发应运而生,通过5G终端模拟器便可以对通信基站和网络进行测试与优化。本课题依托重庆市科委设立的“5G终端模拟器的研发与应用”重点专项,对5G终端模拟器物理层下行控制信道盲检过程进行研究与实现。论文主要的工作内容如下:1.对5G系统物理层进行研究,重点研究下行控制信道,包括其基本概念介绍、发送端处理流程,然后介绍了5G终端模拟器的总体设计与系统设计架构。2.研究5G系统下行控制信道盲检过程。详细分析5G系统下行控制信道盲检的处理流程,重点研究盲检过程中的盲检算法,对工程应用广泛的穷搜盲检测算法和基于功率检测的盲检测算法进行介绍,然后本文提出一种基于穷搜盲检测的改进算法,改进算法通过减少不必要盲检的聚合等级的方式来减少盲检次数,提高盲检效率,最后经性能仿真对比,结合5G终端模拟器实际需求选择综合性能良好的算法进行现场可编程门阵列(Field Programmable Gate Array,FPGA)设计实现。3.基于穷搜盲检测算法对下行控制信道盲检过程进行FPGA设计实现与功能仿真。采用模块化的设计理念及自顶向下的设计思想完成下行控制信道盲检过程的各个功能模块设计与实现,最后通过Model Sim平台对盲检过程的各个模块进行功能仿真,并分析了整个盲检测模块的FPGA资源消耗情况。本文的设计方案为5G终端模拟器下行控制信道盲检过程的FPGA实现提供了解决方案,经过功能仿真测试以及资源消耗分析验证了该方案的正确性与合理性,本文对于此类相关的研发具有一定的参考价值。