论文部分内容阅读
随着CMOS工艺技术的不断发展,集成了越来越多功能模块的片上系统(SoC)逐渐成为工业界设计的主流与核心竞争力所在。在SoC的设计中,为了避免不同模块之间电源噪声的相互串扰,通常需要采用多个本地独立电源为各个模块供电。在这种情况下,全片上集成的、无需消耗额外的芯片管脚的低压差线性稳压器(LDO)的设计对于进一步提高SoC的集成度和减少PCB板级原材料成本显得很有实际意义。本文首先介绍了LDO电路的常用结构以及表征LDO电路性能的一系列指标。另外,还介绍了LDO电路设计中的一系列设计考虑,