写缓冲相关论文
文章基于GALS(Globally Asynchronous Locally Synchronous)设计理念,提出一个Core的异步接口设计模型:门控时钟停Core机制、握手机制......
单粒子翻转是空间环境下微处理器发生异常的重要诱因之一,随着集成电路特征尺寸的缩小,单粒子翻转不仅会引发单位错误,还会引发大......
为了减少CPU对主存进行写操作时的等待时间,提高嵌入式系统的整体效率,设计了一款舍有8个数据缓冲槽和4个地址缓冲槽的写缓冲。该写......
数字信号处理器(DSP)在近年来得到广泛的发展及应用。“Cache+RAM”的存储结构已经成为高性能DSP设计中不可或缺的技术之一。二级C......