异步FIFO相关论文
针对电力行业光纤光栅传感器数据采集速率不足、功耗高等问题,设计了一种基于STM32与异步FIFO的高速数据采集系统。该系统以STM32为......
高速图像采集及存储系统是图像数字化处理的基础,高效的数据缓存控制器是系统不可或缺的重要组成部分。DDR3 SDRAM凭借其优异的性......
针对高速视频图像在跨时钟域数据交互中存在的帧交错及DDR3 SDRAM带宽利用率较低的问题,提出一种新的DDR3 SDRAM访存控制方法,实现......
针对解决SOC内部跨时钟域之间数据传输、存储所引起的亚稳态问题,采用异步FIFO,它是解决集成电路亚稳态的有效方法之一。文中分析......
随着计算机技术的快速发展,数据采集技术在工业过程控制、遥测遥控、智能仪表、测试仪器以及民用电子产品等各个领域已经得到广泛......
GALS(Globally Asynchronous Locally Synchronous)思想提出:从局部而言,芯片内部的各模块采用同步电路设计方法;而从全局而言,各模块......
地震勘探作为油气资源勘探的有效方法之一,已被广泛应用,目前单分量与三分量地震勘探已经进入工业化应用阶段,为我国油气开发做出......
电信传输方式自模拟转变为数字以来,一直沿用的是PDH(Plesiochronous Digital Hierarchy,准同步数字系列)传输方式。然而,随着现代电......
在多控制器、多时钟的复杂系统中,能否解决多种信号的同步问题,是决定该信号系统成败的关键。针对设计一个多控制器、多时钟的数字......
随着数字系统日益复杂,高性能,低功耗芯片的快速发展,多时钟域和跨时钟域的设计越来越多。FPGA在数字系统设计中具有高速的特点,分析数......
本文首先介绍异步FIF0的概念、基本结构和应用,然后分析传统异步FIF0设计中存在的部分问题,提出一种新颖的基于时钟边沿检测的异步......
自天文观测进入全波段观测时代以来,全波段中的低频射电信号是新的重要观测波段以及研究窗口。鉴于此波段的信息对于研究太阳以及......
本文介绍了一种利用FPGA内部的大容量Block RAM做为存储单元,以Gray码对存储单元的读写地址进行编码,从而实现高速、大容量的异步FIF......
本文介绍了基于FPGA、功能经过扩展的以太网MII接口的硬件实现方法。硬件结构上由控制信号模块、分频器、异步FIFO缓冲和4B/5B编解......
本文详细说明了一种新型异步FIFO的设计方法。该异步FIFO的宽度为8位,深度为16,支持深度为1的buffer模式。水位可编程。它具有四种FI......
本系统设计采用基于DSP和FPGA的双缓冲“乒乓操作”技术,实现了大容量数据的传输。利用EDMA控制器高效地实现存储空间的数据搬移,而D......
本文从USB2.0控制器设计中的异步时序设计问题出发,分析了异步时钟域信号传递对ASIC设计所带来的亚稳态影响,采用异步FIFO来解决USB2.0......
对FPGA在图像处理器中的应用优势进行分析,提出异步FIFO的具体实现方案。在异步FIFO的具体实现中,读/写地址采用格雷码编码以解决空/满......
基于PowerPC处理器的多通道通信系统中需要相应的控制器用于实现数据缓冲和控制、握手信号的产生。文中介绍了一种基于FPGA实现的......
从异步FIFO的一般结构入手,重点对异步FIFO中的双端口RAM存储器进行了分析,深入研究了存储单元的读写工作原理,以此得出各单元管子参......
为了实现异步时钟域之间数据高速、稳定的传输,文章设计了一个基于FPGA的异步FIFO.采用格雷码作为地址编码,引入虚拟地址页来产生......
利用有限状态自动机理论[1]进行了可嵌入式UART的设计.支持AMBA 2.0 APB总线接口.采用了改进的异步FIFO,在提高传输速率的同时能够......
在保证数据传输实时性要求的同时,要求实现主机对多个节点的控制时,可以引入异步FIFO存储器。方向标志与门限的方法是存储器空/满......
跨时钟城(ClockDomainCrossing,CDC)设计和验证是soC系统芯片设计的关键问题。讨论了异步FIFO的模型检验方法,利用模型检验工具SMV,建立......
本设计实现了HIRFL-CSRe同步系统控制器DSP插件内的FPGA中的FIFO(First in firstout)功能,数据入口是16位DSP总线,数据出口是16位DAC总......
针对便携式仪器仪表对彩屏液晶显示器件依赖性逐渐增强的现状,设计并研制了以Xilinx公司生产的型号为XC3S400的FPGA芯片为硬件核心......
无线电导航系统接收机中采用了多个通道对各个基站发来的数据进行并行处理,在FPGA和DSP中需要相互交换各种不同宽度和传输速率的数......
针对超大规模集成电路和片上系统设计中确定异步FIFO浓度的问题,根据异步FIFO运行时的属性提FIFO动态参数模型,该模型包括FIFO饱和度......
将异步FIFO和锁相环应用到高速雷达数据采集系统中用来缓存A/D转换的高速采样数据,解决嵌入式实时数据采集系统中,高速采集数据量大,而......
激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低。背景噪声大等特点,对其进行低速数据采集存在数据精度不......
为了解决CPU处理速度快,而液晶显示模块处理速度慢的矛盾,提高系统的运行的速度。利用FPGA以及异步FIFO的IP核实现液晶显示接口。在C......
设计了以FPGA为核心采集模块,以单片机为显示控制核心,以TFT彩屏液晶为显示器件的便携数字存储示波器。通过异步FIFO实现了FPGA中高......
针对目前低电压等级的继电保护以及测控装置对数据采集的高精度、低成本的要求,提出一种多路同步数据采集系统的设计方案。该方案采......
针对设计异步FIFO的难点,分析了异步FIFO的结构和工作原理,提出了一种切实可行的设计方法。通过对空满信号的控制确保数据的正确写入......
随着数字电子系统设计的快速发展,FPGA(现场可编程门阵列)在一些实际应用系统中通常包含有多个不同时钟,而系统功能实现的前提就是要完......
北斗卫星通信已成为我国近海船联网通信系统中主要通信方式之一,许多情况它是船载信息设备的唯一外部通信接口.为解决多路信息设备与......
通过分析同步FIFO数据余量的检:驯方法,提出了一种异步FIFO数据余量的检测方法,并分析了所涉及到的亚稳态问题和边界问题。最后用Veri......
该设计为了实现低功耗异步FIFO存储器设计,采用格雷码指针解决设计中的亚稳态问题,并采用门控时钟技术降低功耗,利用VerilogHDL硬......
本文基于最新的MMC4.1协议,设计了一款基于AHB总线的低功耗MMC卡控制器。设计采用了高性能改进异步FIFO。针对MMC卡常用于便携式产品......
在分析ITU-R BT.601/656数字视频标准及色彩空间变换原理基础上,采用Synopsys的EDA工具VCS设计了基于AMBA总线的可重用视频捕捉控......
为了降低高速串行接口中发送端的延迟,在研究、分析现有发送端结构的基础上,提出了新的数据跨时钟域传输方法并在实际电路中得到实现......
【摘 要】随着电子技术的不断发展与进步,电子系统的设计方法发生了很大的变化,那些只提供特定的逻辑功能,不能够由用户根据具体设计......
期刊
在工业生产中,产品了获得工业设备信息,需要实时与计算机进行通信。工业设备获取传感器的信息,需要RS485,SPI,CAN等接口实时与传感器设......
针对传统异步FIFO功耗较高的缺点,设计一种低功耗异步FIFO存储器。通过采用对异步读写指针的前两个状态位直接比较的方法,减少格雷码......
本文阐述了数字异步电路中出现的亚稳态现象和出现原因,并对几种常见的跨异步时钟域电路的结构和原理进行描述,最后对几种跨异步时......
针对高速传输系统的接收端芯片去开销后的低功耗时钟产生问题,此部分电路最合适的工作时钟应为与有效数据速率相等的时钟频率,文中......
本文介绍了利用异步FIFO在跨时钟域的逻辑设计中进行异步接口的技术,介绍了利用Gray码作异步FIFO指针的方法.这些技术和方法对于异......